9ZML1233EKILF عازل الساعة 9ZML1233E DB1200ZL MUX DERIV + WRTLK الدوائر المتكاملة ICs

9ZML1233EKILF,9ZML1233EKILF IC العازل الساعة,الدوائر المتكاملة العازلة الساعة ICs
,9ZML1233EKILF Clock Buffer IC
,Clock Buffer Integrated Circuits ICs
9ZML1233EKILF عازل الساعة 9ZML1233E DB1200ZL MUX DERIV + WRTLK
إد.تي. | |
فئة المنتج: | عازل الساعة |
RoHS: | تفاصيل |
12 الناتج | |
3.6 ns | |
HCSL | |
VFQFPN-72 | |
التفاضل | |
400 ميغاهرتز | |
3.135 فولت | |
3.465 فولت | |
9ZML1233 | |
-40 درجة مئوية | |
+ 85 C | |
العلامة التجارية: | إد.تي. |
دورة العمل - أقصى: | 55 ٪ |
الطول: | 1 ملم |
الطول: | 10 ملم |
حساسة للرطوبة: | نعم.. |
أسلوب التثبيت: | SMD/SMT |
التيار التشغيلي: | 22 mA |
العبوة: | الصندوق |
المنتج: | عازل الساعة |
نوع المنتج: | عازل الساعة |
الفئة الفرعية: | وحدة التحكم الداخلية للساعة والوقت |
النوع: | ضوضاء المرحلة المنخفضة |
العرض: | 10 ملم |
وزن الوحدة: | 2.425891 أوقية |
الوصف
9ZML1233E/9ZML1253E هي الجيل الثاني من أجهزة DB1200ZL ذات الأداء المحسن.
الأجزاء هي تحديثات متوافقة مع 9ZML1232B بينما تقدم تحسينات كبيرة في التدفق
الأداء. تعزيز التغذية الراجعة الخارجية الثابتة يحافظ على انخفاض الانجراف في تطبيقات QPI/UPI الحرجة
القناة لديها برامج قابلة للتعديل تأخير المدخلات إلى المخرجات لتسهيل إدارة تأخيرات النقل
توبولوجيات الخادم المعقدة. 9ZML1233E و 9ZML1253E لديها SMBus
أمن الجهاز والنظام.
الخصائص
▪ ميزة قفل الكتابة SMBus ؛ يزيد من أمن النظام
▪ 2 خط تأخير مدخل إلى مخرج قابل للتكوين من قبل البرنامج؛ إدارة تأخير النقل للطوبولوجيات المعقدة
▪ مخرجات LP-HCSL؛ إزالة 24 مقاومة، توفير 41mm2 من المساحة ((1233E)
▪ مخرجات LP-HCSL مع 85Ω Zout ؛ القضاء على 48 مقاومة ، توفير 82mm2 من المساحة (1253E)
▪ 12 دبوس OE#؛ التحكم بالأجهزة في كل مخرج
▪ 3 عناوين SMBus قابلة للاختيار ؛ يمكن لأجهزة متعددة مشاركة نفس قسم SMBus
▪ عرض النطاق الترددي PLL قابل للاختيار ؛ يقلل من ارتفاع التوتر في طوبولوجيات PLL المتسلسلة
▪ تحكم الأجهزة / SMBus في عرض النطاق الترددي PLL وتجاوز؛تغيير الوضع دون دورة الطاقة
▪ متوافق مع الطيف المنتشر؛ المسارات المنتشرة لساعة المدخلات للحد من EMI
▪ وضع PLL 100MHz ؛ دعم UPI
▪ 10 × 10 ملم حزمة 72-VFQFPN؛ بصمة صغيرة من اللوحات
بنيات PCIe Clocking
▪ الساعات المشتركة (CC)
▪ مرجعية مستقلة (IR) مع ودون طيف انتشار
تطبيقات نموذجية
▪ الخدم
▪ التخزين
▪ التواصل
▪ SSDsخصائص الإخراج
▪ 12 أزواج منخفضة الطاقة (LP) HCSL (1233E)
▪ 12 أزواج منخفضة الطاقة (LP) HCSL مع 85Ω Zout (1253E)
المواصفات الرئيسية
▪ التشنج من دورة إلى أخرى < 50 ثانية
▪ التشوه بين الإخراج والإخراج < 50ps
▪ تأخير الإدخال إلى الإخراج: 0 ثانية افتراضياً
▪ تأخير الإدخال إلى الإخراج < 50 ثانية
▪ اضطراب المرحلة: PCIe Gen4 < 0.5ps rms
▪ اضطراب المرحلة: UPI > 9.6GB/s < 0.1ps rms
▪ اضطراب المرحلة: IF-UPI < 1.0ps rms